Verilog HDL Advanced Course Completion
Issued by Intel
Those with the Verilog HDL Advanced Course Completion badge can Implement synthesizable sequential and combinatorial RTL code, they can design finite state machines using multiple encoding schemes, they can develop simple testbenches for verification, they can use tools in the Altera Quartus® Prime software to synthesize code and verify results, they can run functional simulations in the ModelSim for Altera® FPGA Edition software.Those with the Verilog HDL Advanced Course Completion badge can Implement synthesizable sequential and combinatorial RTL code, they can design finite state machines using multiple encoding schemes, they can develop simple testbenches for verification, they can use tools in the Altera Quartus® Prime software to synthesize code and verify results, they can run functional simulations in the ModelSim for Altera® FPGA Edition software.WWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWWThose with the Verilog HDL Advanced Course Completion badge can Implement synthesizable sequential and combinatorial RTL code, they can design finite state machines using multiple encoding schemes, they can develop simple testbenches for verification, they can use tools in the Altera Quartus® Prime software to synthesize code and verify results, they can run functional simulations in the ModelSim for Altera® FPGA Edition software.
Learn moreSkills
Analysis
Assignments
Behavioral Modeling
combinatorial RTL design
Conditional Statements
Data Types
Debug
delay constructs
Design
FPGA design flow
Hardware Description Language
Hardware Design
HDL
Logic Design
loop
Operators
Processes
Programming
Quartus Prime
sequential RTL code
Simulation
Software
State Machine
stimulus
Structural Modeling
Synthesis
System Verilog
Testbench
Testing
Tests
TIMING
timing flow
Verification
Verilog
VHDl